IAR Systems ha presentato il supporto per i core RISC-V a 64 bit nella toolchain di sviluppo professionale IAR Embedded Workbench per RISC-V.
IAR Embedded Workbench per RISC-V è un compilatore C/C++ completo e una catena di strumenti di debugger con tutto ciò di cui gli sviluppatori embedded hanno bisogno integrati in un unico IDE, compresi gli strumenti di analisi del codice integrati che garantiscono la qualità del codice.
IAR Embedded Workbench per RISC-V aiuta gli sviluppatori a garantire che l'applicazione si adatti alle esigenze richieste e a ottimizzare l'utilizzo della memoria di bordo.
La versione 3.10 di IAR Embedded Workbench per RISC-V supporta i core RV64 RISC-V, compresi diversi dispositivi RV64 di Andes, Codasip, Microchip, Nuclei e SiFive, estendendo ulteriormente l'ampio supporto della toolchain ai dispositivi RISC-V disponibili.
Inoltre, l'elaborazione multicore simmetrica (SMP) è ora supportata, consentendo il debug ad alte prestazioni dei dispositivi RISC-V multicore.