Analog Devices ha annunciato un sistema embedded per generare il suono del motore nei veicoli elettrici (EV) e ibridi (HEV). Il processore di segnale digitale (DSP) ADSP-BF706 e il firmware del Electric Vehicle Warning Sound System (EVWSS) permettono ai produttori di autovetture in tutto il mondo di adeguarsi alle future normative sulla sicurezza che renderanno obbligatoria la generazione del suono del motore all’esterno dei veicoli elettrici e ibridi che viaggiano a bassa velocità. La soluzione ADI include un reference design hardware e firmware completo, inoltre è scalabile poiché può essere dimensionata per alte prestazioni con ADSP-BF706, oppure per applicazioni “entry-level” con il processore audio digitale ADAU1450. Il processore ADSP-BF706 può essere utilizzato anche per generare il suono del motore all’interno dell’abitacolo, al fine di offrire una migliore esperienza di guida al possessore del veicolo. Lo stesso processore utilizza una memoria quad SPI in modalità “memory mapped”, fornendo un accesso più semplice e veloce ai file audio memorizzati che vengono utilizzati per generare il suono del motore. È possibile accedere simultaneamente fino a 24 file WAV, in confronto a prodotti convenzionali che tipicamente possono arrivare solo fino ad un massimo di cinque file audio. L’ambiente di sviluppo integrato (IDE) Sigma Studio di Analog Devices per il ADAU1450 consente agli OEM di elaborare il suono mediante un’interfaccia grafica. Questo permette agli ingegneri del suono con limitata esperienza di programmazione di ottimizzare le prestazioni audio, riducendo al massimo i tempi di sviluppo. Entro quest’anno è previsto il rilascio di una nuova versione di Sigma Studio per supportare anche il processore ADSP-BF706. In aggiunta, sempre per ADSP-BF706 è disponibile uno stack software per CAN low-cost che permette ai progettisti di realizzare velocemente prototipi automotive-grade.
Caratteristiche di prodotto dell’ADSP-BF706
- Core Blackfin+ con prestazioni fino a 400-MHz
- Supporto MAC per ciclo duale a16-bit o singolo a 32-bit
- MAC complesso a 16-bit e molti altri miglioramenti del set di istruzioni
- Set di istruzioni compatibile con i precedenti prodotti Blackfin - Memoria On-Chip
- 136 KB di SRAM L1 con protezione multi-parity-bit (istruzione 64 KB, dati 64 KB, scratchpad 8 KB)
- 1 MByte on-chip di SRAM L2 con protezione ECC
- 512 KByte On-chip di ROM L2 - Periferiche principali
- USB2.0 HS OTG
- 2x CAN2.0B
- ePPI Video I/O
- 2x SPORTs (w/I2S)
- 2xQuad-SPI / 1xDual-SPI (w/ Host mode)
- I2C
- 2xUART
- SD/SDIO/MMC (4-bit)